Tugas Pendahuluan 1 M1



 


1. Kondisi [kembali]

Percobaan 1 Kondisi 6
Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang NAND dengan 3 input dan 4 input, kemudian gerbang OR dengan 3 dan 4 input,kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.


2. Gambar rangkaian simulasi [kembali]</









3. Video simulasi [kembali]</




4. Prinsip kerja rangkaian [kembali]

Pada percobaan ini, SW-SPDT mengarah ke ground, jadi tidak ada arus yang mengalir ke input Gerbang NAND. 

Maka dari itu, input dari Gerbang NAND berlogika 0. NAND menggunakan sistem NOT dan AND atau AND yang menggunakan inverter, yang mana input dikalikan lalu hasilnya di NOT kan. 

  • Pada U1 terdapat 3 input yang mana ketiga input berlogika 0. 0x0x0 = 0 maka output dari U1 berlogika 1.
  • Pada U3 terdapat 4 input yang berlogika 0, 0x0x0x0=0 maka hasil yang dihasilkan U3 berlogika 1. 
  • Pada U2 terdapat 3 input yang mana ketiga input berlogika 0, 0x0x0 = 0 maka output yang dihasilkan U2 berlogika 1. 


Selanjutnya, terdapat arus yang menuju Gerbang OR. Pada Gerbang OR menggunakan prinsip dimana input akan dijumlahkan. Hanya membutuhkan satu input yang bernilai satu untuk menghasilkan output yang bernilai 1. Maka output hanya akan bernilai 0 apabila semua input bernilai 0.

  • Pada U4 terdapat 3 input yang berlogika 1, maka output yang dihasilkan berlogika 1. 
  • Pada U5 terdapat 4 input yang berlogika 1 maka output yang dihasilkan berlogika 1.


Selanjutnya, ke Gerbang XOR. Pada Gerbang XOR inputnya berlogika 1. Gerbang XOR menggunakan prinsip ganjil dan genap, yang mana jika input merupakan angka genap maka output berlogika 0. Sementara ketika inputnya ganjil (berbeda) maka output berlogika 1. 

  • Pada U6 terdapat 2 input yang keduanya berlogika 1. Maka 1 dan 1 adalah genap, jadi output = 1.


Kemudian ada gerbang XNOR. Gerbang XNOR adalah kebalikan dari XOR. XNOR menggunakan prinsip XOR dan NOT, yang mana ketika hasil input genap maka outputnya 1, begitu juga sebaliknya.

  • Pada U7 terdapat 2 input yang berlogika 1 dan 0. 1+0 = 1, karena ganjil maka output yang dihasilkan berlogika 0. Dapat dilihat hasilnya pada LOGIC PROBE yang bernilai 0.

5. Link Download [kembali]

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI UNTUK MATA KULIAH SISTEM DIGITAL 2022 OLEH: Gilang Ramadhan Herier 2010952039 Dosen Pengampu: Darwison, M.T Referensi: 1....